La technologie CMOS (Complementary Metal-Oxide-Semiconductor) ne présente pas en soi d'inconvénients *par rapport* au PMOS et au NMOS seuls. CMOS *utilise* les transistors PMOS et NMOS de manière complémentaire pour obtenir ses avantages. Les inconvénients du CMOS sont comparés aux *autres* familles logiques, et non à ses éléments constitutifs.
Cependant, si nous reformulons la question pour comparer le CMOS aux circuits construits uniquement avec du PMOS ou du NMOS (qui sont rarement utilisés dans la logique numérique moderne, sauf dans des cas très spécialisés), nous pouvons identifier quelques inconvénients comparatifs :
* Complexité plus élevée : Les circuits CMOS sont plus complexes à concevoir et à fabriquer que les circuits purement PMOS ou NMOS pour une fonction logique donnée. En effet, chaque porte logique nécessite à la fois des transistors PMOS et NMOS.
* Coût de fabrication plus élevé (légèrement) : Bien que la différence soit marginale avec les processus de fabrication modernes, la nécessité des deux types de transistors dans le CMOS augmente légèrement le coût de fabrication par rapport à un processus plus simple uniquement PMOS ou NMOS uniquement (bien que d'autres facteurs tels que la consommation d'énergie l'emportent souvent sur cela).
* Susceptibilité au verrouillage (bien qu'atténuée) : Dans certaines conditions, des transistors bipolaires parasites au sein de la structure CMOS peuvent être activés, conduisant à une condition de verrouillage – un court-circuit destructeur. Des techniques de conception et de fabrication minutieuses minimisent ce risque, mais il s'agit d'un problème potentiel qui n'est pas présent dans les circuits PMOS/NMOS simples (bien que ceux-ci aient leurs propres modes de défaillance).
Il est crucial de comprendre que ces « inconvénients » sont minimes par rapport aux avantages considérables qu'offre le CMOS :
* Faible consommation d'énergie statique : C'est l'avantage majeur. Dans le CMOS, les transistors sont soit entièrement « passants », soit entièrement « éteints » dans leurs états stables, minimisant ainsi les fuites de courant. Les circuits PMOS/NMOS ont une consommation d'énergie statique importante.
* Vitesse plus élevée : Les circuits CMOS offrent généralement des vitesses de commutation plus élevées en raison de leur faible puissance statique et de leur structure symétrique.
* Immunité au bruit : Les circuits CMOS sont moins sensibles au bruit que les familles logiques à transistor unique.
La question est donc intrinsèquement erronée. CMOS utilise les atouts du PMOS et du NMOS pour surmonter les limitations liées à l'utilisation d'un seul d'entre eux, ce qui donne lieu à une technologie bien supérieure pour la plupart des applications numériques.
|