Inconvénients de la famille logique TTL :
* Consommation électrique : La famille logique TTL consomme plus d'énergie que la famille logique CMOS. En effet, les portes TTL utilisent des transistors bipolaires, qui consomment plus d'énergie que les portes CMOS.
* Vitesse : La famille logique TTL est plus lente que la famille logique CMOS. En effet, les portes TTL utilisent des transistors bipolaires, qui ont des vitesses de commutation plus lentes que les portes CMOS.
* Marge de bruit : La famille logique TTL a une marge de bruit inférieure à celle de la famille logique CMOS. En effet, les portes TTL utilisent des transistors bipolaires, qui sont plus sensibles au bruit que les portes CMOS.
* Diffusion : La famille logique TTL a une diffusion plus faible par rapport à la famille logique CMOS. En effet, les portes TTL peuvent piloter moins de portes que les portes CMOS.
* Coût : La famille logique TTL est plus chère que la famille logique CMOS. En effet, les portes TTL sont plus complexes à concevoir et à fabriquer que les portes CMOS.
|